Структура управления мп motorola 6800

На рис. 7.36 показано расположение выводов микропроцессора Motorola 6800. Интерес представляют следующие сигналы:

17 двухфазного тактного генератора (входы q^' и <р2);

2) 16-битной адресной шины с тремя состояниями (А0—Л15);

3) 8-битной двунаправленной информационной шины (D0—D1);

4) сигнал RESET (вывод 40). По положительному перепаду сигнала в этой линии в СК загружается содержимое двух старших ячеек памяти (имеющих адреса FFFE и FFFF);

5) сигнал УМА (вывод 5), сообщающий о том* что на адресной шине присутствует стабилизированный адрес. Этот сигнал существует один в течение всех циклов, в которых используется память;

6) сигнал (R/W) (ЧТЕНИЕ/ЗАПИСЬ) (вывод 34), сигнализирующий о направлении передачи данных между процессором и памятью (при записи сигнал равен 0);

7) сигнал разрешения для информационной шины DBE (вывод 35), при нулевом значении переводящей шину данных в состояние «цепь разомкнута».

Непосредственно в МП Motorola 6800 вырабатывается очень мало сигналов состояния. Недостающие сигналы должны быть сгенерированы вне микропроцессора. Следует обратить внимание на то, что фиксированная ячейка для обработки сигнала СБРОС имеет ненулевой адрес; ее адрес хранится в ячейках с адресами FFFE и FFFF. Поскольку Motorola имеет прямую адресацию нулевой страницы памяти, ячейки с младшими адресами в системе 6800 обычно относятся к ОЗУ; в результате фиксированные ячейки памяти, резервируемые для передачи управления по сигналу СБРОС и обработки прерываний, должны располагаться в другом месте. Такое их расположение затрудняет процесс проектирования блоков памяти.
 



http://td-np.ru/ из чего складывается стоимость дизельного топлива в москве. . http://moscap.su/ возможно взять кредит под залог доли.